Pas JTAG test toe tijdens de ontwerpfase en verkort daarmee de totale doorlooptijd van het project

Veel moderne digitale designs bevatten tegenwoordig één of meerdere devices met een JTAG interface. Velen gebruiken dit uitsluitend voor het programmeren van deze devices. Zonde, want door deze ook te gebruiken voor het testen van het (prototype) board op productie fouten voorkom je design iteraties.

Na een korte uitleg over de werking van deze JTAG standaard (IEEE1149.1 Boundary scan) zal de spreker ook stil staan bij het belang om al tijdens het schema ontwerp, vlot maar toch grondig te onderzoeken welke productiefouten er eenvoudig te lokaliseren zijn via de JTAG interface van een design.

Voor complexere digitale -, maar ook voor mixed designs, voorkom je hierdoor extra ontwerpslagen, zijn productie testen effectiever en goedkoper te realiseren en heeft de HW engineer zelfs een mogelijkheid om zonder firmware te bewijzen dat het prototype geen soldeerfouten heeft en dat de verschillende interfaces goed zijn ontworpen.

Uiteraard is het ook verstandig om tijdens de ontwerp fase al na te gaan welke programmeertijden er straks tijdens de productie te verwachten zijn.

Rik Doorneweert, JTAG Technologies

Terug naar programma

Partners